关于高速PCB设计的阻抗匹配

产品中心 | 2021-06-05
本文摘要:阻抗搭配是所说在动能传送时,回绝阻抗电阻要和传输线的特征电阻超过,这时的传送会造成光源,这强调全部动能都被阻抗汲取了。

鸭脖官方网站

阻抗搭配是所说在动能传送时,回绝阻抗电阻要和传输线的特征电阻超过,这时的传送会造成光源,这强调全部动能都被阻抗汲取了。相反则在传送中有动能损害。在髙速PCB设计中,电阻的给定是否关联到信号的品质优劣。PCB布线何时务必保证阻抗搭配?不关键看頻率,而关键是看信号的边缘轻缓水平,即信号的降低/下降时间,一般强调假如信号的降低/下降时间(按10%~90%计)超过6倍输电线廷时,便是髙速信号,必不可少注意阻抗搭配的难题。

输电线廷时一般给定为150ps/inch。特征电阻信号沿传输线散播全过程之中,假如传输线上各部具有完全一致的信号快速传播,而且单位长度上的电容器也一样,那麼信号在散播全过程中一直看到完全一致的一瞬间电阻。因为在全部传输线上电阻保持稳定稳定,大家得到一个特殊的名字,来答复特殊的传输线的这类特征或是是特点,称之为该传输线的特征电阻。

特征电阻就是指信号沿传输线散播时,信号看到的一瞬间电阻的值。特征电阻与PCB输电线所属的板层、PCB常用的材料(相对介电常数)、回首线总宽、输电线与平面图的间距等要素相关,与布线长短涉及。特征电阻能够用以手机软件推算出来。

鸭脖官方网站

髙速PCB走线中,一般把数据信号的布线电阻设计方案为50欧姆,它是个约的数据。一般要求同轴线基带芯片50欧姆,频段75欧母,对绞合(差分信号)为100欧姆。罕见阻抗搭配的方法1、串连终端设备给定在信号源尾端电阻高过传输线特征电阻的标准下,在信号的源端和传输线中间串连一个电阻R,使源端輸出阻抗与传输线的特征电阻相符合,诱发从阻抗尾端光源回来的信号再次出现再一次光源。

给定电阻随意选择标准:给定电阻值与控制器的輸出阻抗之和相同传输线的特征电阻。罕见的CMOS和TTL控制器,其輸出阻抗不容易随信号的脉冲信号尺寸转变而转变。

因而,对TTL或CMOS电源电路而言,不有可能有十分精确的给定电阻,不可以折中充分考虑。网状结构流形构造的信号网络不适合用以串连终端设备给定,全部的阻抗必不可少接到传输线的尾端。串连给定是最常见的终端设备给定方式。它的优势是功能损耗小,会给控制器带来附加的交流电阻抗,也会在信号和地中间引入附加的电阻,并且只务必一个电阻元器件。

罕见运用于:一般的CMOS、TTL电路的阻抗搭配。USB信号也抽样这类方式保证阻抗搭配。

鸭脖官网

2、串联终端设备给定在信号源尾端电阻较小的状况下,根据降低串联电阻使阻抗尾端键入阻抗与传输线的特征电阻相符合,超出防止阻抗尾端光源的目地。搭建方式分为单电阻和双电阻二种方式。给定电阻随意选择标准:在处理芯片的键入阻抗很高的状况下,对单电阻方式而言,阻抗端串联电阻值必不可少与传输线的特征电阻类似或超过;对双电阻方式而言,每一个串联电阻数值传输线特征电阻的二倍。

串联终端设备给定优势是简便易行,不言而喻的缺陷是不容易带来交流电功能损耗:单电阻方法的交流电功能损耗与信号的頻率紧密涉及到;双电阻方法则不管信号是上拉电阻還是低电频都是有交流电功能损耗,但电流量比单电阻方法少一半。罕见运用于:以髙速信号运用于较多。

(1)DDR、DDR2等SSTL控制器。应用单电阻方式,串联到VTT(一般为IOVDD的一半)。

鸭脖官网

在其中DDR2数据信息信号的串联给定电阻是内置在处理芯片中的。(2)TMDS等髙速串行通信数据信息控制模块。

应用单电阻方式,在对接机器设备尾端串联到IOVDD,单端电阻为50欧姆(差分信号对间为100欧姆)。


本文关键词:鸭脖官方网站,鸭脖官网

本文来源:鸭脖官方网站-www.creazy8.com